最新专利
-
用于集成电路的改进的电平移位器 公开日期:2024-10-29 公开号:CN112350710A 申请号:CN201910733363.9用于集成电路的改进的电平移位器
- 申请号:CN201910733363.9
- 公开号:CN112350710A
- 公开日期:2024-10-29
- 申请人:硅存储技术股份有限公司
本发明题为“用于集成电路的改进的电平移位器”。本发明公开了一种用于集成电路中的改进的电平移位器。电平移位器能够实现低于1ns的切换时间,同时仍然使用现有技术中使用的核心电源电压VDDL和VDDH。该改进的电平移位器包括耦合级和电平转换级。- 发布时间:2023-05-28 13:21:07
- 0
-
一种具有边带抑制功能的电流复用低噪声放大器 公开日期:2024-10-29 公开号:CN112272011A 申请号:CN202011368459.9一种具有边带抑制功能的电流复用低噪声放大器
- 申请号:CN202011368459.9
- 公开号:CN112272011A
- 公开日期:2024-10-29
- 申请人:中国电子科技集团公司第五十四研究所
本发明公开了一种具有边带抑制功能的电流复用低噪声放大器,属于射频集成电路技术领域。该放大器包含的电流复用放大单元具有低功耗的特点,边带抑制功能由连接在晶体管栅极、反馈支路和输出支路的陷波器实现,多陷波器设计一方面可以提升低噪声放大器的边带抑制能力,另一方面能够拓展抑制信号的带宽。陷波器非输入端连接的设计还能够避免陷波器对低噪声放大器噪声性能的恶化。本发明可应用于集成收发通道的低功耗射频系统中。- 发布时间:2023-05-28 12:19:54
- 0
-
半导体集成电路装置 公开日期:2024-10-29 公开号:CN112243569A 申请号:CN201880094387.8半导体集成电路装置
- 申请号:CN201880094387.8
- 公开号:CN112243569A
- 公开日期:2024-10-29
- 申请人:株式会社索思未来
本发明提供一种半导体集成电路装置及电平位移电路。半导体集成电路装置(100)包括设在第一电源(VDD1)与输出端子(1)之间的第一、第二晶体管(11、12)、从第一电源(VDD1)生成第二电源(VBIAS)的降压电路、将第二电源(VBIAS)和第三电源(VDD3)中的高电位作为第四电源(VINT)输出的电源开关电路(3)以及在第一电源(VDD1)与第四电源(VINT)之间发生位移的电平位移电路(4)。第一晶体管(11)的栅极与电平位移电路(4)的输出相连,第二晶体管(12)的栅极与第四电源(VINT)相连。- 发布时间:2023-05-28 11:58:21
- 0
-
射频开关装置及射频开关系统 公开日期:2024-10-29 公开号:CN112202443A 申请号:CN202011024859.8射频开关装置及射频开关系统
- 申请号:CN202011024859.8
- 公开号:CN112202443A
- 公开日期:2024-10-29
- 申请人:武汉中科医疗科技工业技术研究院有限公司
本申请涉及一种射频开关装置及射频开关系统。射频开关装置包括第一耦合器、第二耦合器、第一开关、第二开关和匹配负载。第二输入端与第一直通端连接。第二隔离端与第一耦合端连接。第二输入端和第一直通端与第一开关的一端连接。第二隔离端和第一耦合端与第二开关的一端连接。第一开关和第二开关的另一端接地。匹配负载与第二直通端连接。当第一开关与第二开关均导通时,射频信号从第一隔离端输出。当第一开关与第二开关均断开时,射频信号从第二耦合端输出。射频开关装置仅需控制第一开关和第二开关的开关状态,就能实现射频信号的输出端口的选择。射频开关装置包括的开关数量较少,控制逻辑简单,结构简单。- 发布时间:2023-05-24 13:35:59
- 0
-
复位装置、方法、时钟系统及电子设备 公开日期:2024-10-29 公开号:CN112187233A 申请号:CN202011098378.1复位装置、方法、时钟系统及电子设备
- 申请号:CN202011098378.1
- 公开号:CN112187233A
- 公开日期:2024-10-29
- 申请人:OPPO广东移动通信有限公司
本申请公开了一种复位装置、方法、时钟系统及电子设备,涉及时钟设计领域,复位装置包括:时钟生成电路,时钟生成电路的输出端与时钟信号输入端连接,时钟生成电路用于:在检测到系统时钟电路未输出第一时钟信号时,获取异步复位信号,异步复位信号用于对异步复位时序电路执行复位操作,第一时钟信号用于对同步复位电路执行复位操作;根据异步复位信号生成第二时钟信号,第二时钟信号用于对同步复位电路执行复位操作。由此,在系统未输出第一时钟信号使同步复位电路复位的时候,时钟生成电路能够根据异步复位信号来生成用于对同步复位电路执行复位操作的第二时钟信号,避免在同步复位电路未接收到第一时钟信号的时候,同步复位电路无法复位。- 发布时间:2023-05-24 13:28:52
- 0
-
一种高速低功耗逐次逼近型模数转换器及模数转换方法 公开日期:2024-10-29 公开号:CN114826259A 申请号:CN202210384574.8一种高速低功耗逐次逼近型模数转换器及模数转换方法
- 申请号:CN202210384574.8
- 公开号:CN114826259A
- 公开日期:2024-10-29
- 申请人:中国电子科技集团公司第三十八研究所|||安徽大学
本发明涉及一种高速低功耗逐次逼近型模数转换器及模数转换方法,属于信息处理技术领域。利用二进制冗余重组对模数转换器所包括的DAC电容阵列进行改进,使DAC电容阵列的电容子阵列所包括的电容的总个数大于模数转换器的精度位数,且所有电容所包括的单位电容的总数量与电容子阵列所包括的电容的总个数等于模数转换器的精度位数时所有电容所包括的单位电容的总数量相等,进而可以在量化过程中引入冗余量,在不增加电容个数的情况下可以对量化过程中的误差进行校准,减少整体量化时间,提高量化速度和精度,采用该架构的模数转换器能够在相对较低的功耗下实现高速度和高精度,同时还可以减小芯片面积,提高经济效益。- 发布时间:2023-05-17 11:57:50
- 0
-
一种LDPC译码方法和装置 公开日期:2024-10-29 公开号:CN114567333A 申请号:CN202210173588.5一种LDPC译码方法和装置
- 申请号:CN202210173588.5
- 公开号:CN114567333A
- 公开日期:2024-10-29
- 申请人:清华大学
一种LDPC译码方法和装置,应用于译码输入为硬判决的空间激光通信系统,方法包括:把硬判决输入信息映射为初始似然比信息;根据硬判决输入信息计算校验方程的校验结果,并根据该校验结果调整所述初始似然比信息;利用调整后的初始似然比信息和软判决译码算法进行迭代译码,得到译码结果。- 发布时间:2023-05-12 11:44:55
- 0
-
一种具有相位自同步能力的时频信号产生方法 公开日期:2024-10-29 公开号:CN114520656A 申请号:CN202210142214.7一种具有相位自同步能力的时频信号产生方法
- 申请号:CN202210142214.7
- 公开号:CN114520656A
- 公开日期:2024-10-29
- 申请人:中国电子科技集团公司第五十四研究所
本发明提供了一种具有相位自同步能力的时频信号产生方法,属于时间频率信号产生技术领域;利用对时频信号的相位测量和时延控制相结合的方法,对输出的1pps信号、10MHz信号、10.23MHz信号进行精细相位控制,实现这三种输出信号在整秒时刻的相位自动同步。本发明用于为北斗卫星导航系统的地面运控分系统、测量与通信分系统、导航信号地面接收分系统等核心系统提供具有良好开机特性和长期运行特性的时频信号保障。- 发布时间:2023-05-10 11:48:44
- 0
-
一种高摆幅的增益自举反相器及其应用 公开日期:2024-10-29 公开号:CN114421952A 申请号:CN202210071359.2一种高摆幅的增益自举反相器及其应用
- 申请号:CN202210071359.2
- 公开号:CN114421952A
- 公开日期:2024-10-29
- 申请人:中国科学院半导体研究所
本公开提供了一种高摆幅的增益自举反相器,包括:级联反相器包括:MOS器件M1、M2、M3及M4;第一折叠式共源共栅增益自举电路包括:MOS器件M5、M7、M9及M11;第二折叠式共源共栅增益自举电路,包括:MOS器件M6、M8、M10及M12;其中,第一折叠式共源共栅增益自举电路20与M3构成电流‑电压反馈环路,用于提高M3的输出阻抗;第二折叠式共源共栅增益自举电路30与M4构成电流‑电压反馈环路,用于提高M4的输出阻抗。本公开还提供了一种高摆幅的增益自举反相器在高精度低功耗sigma‑delta调制器、低电压低功耗运算放大器、可穿戴设备及RFID上的应用。- 发布时间:2023-05-09 10:59:37
- 0
-
用于极性调制发射器和包络跟踪发射器的动态电源 公开日期:2024-10-29 公开号:CN114342254A 申请号:CN202080062331.1用于极性调制发射器和包络跟踪发射器的动态电源
- 申请号:CN202080062331.1
- 公开号:CN114342254A
- 公开日期:2024-10-29
- 申请人:艾尔丹通信设备公司
用于极性调制发射器和包络跟踪(ET)发射器的动态电源(DPS)包括直流(DC)‑DC转换器、与DC‑DC转换器串联连接的线性振幅调制器(LAM)以及控制器,该控制器根据输入包络电压Venv的时变变化动态地控制DC‑DC转换器的开关和LAM的参考电压的幅度。DC‑DC转换器包括高功率降压开关级和具有三阶或更高阶低通滤波器(LPF)的输出能量存储网络。三阶或更高阶LPF从由高功率降压开关级产生的开关电压中滤除开关噪声和纹波,并且在本发明的一个实施方式中增加了阻尼网络,该阻尼网络消除LAM的电源输入端处的不期望振铃,从而提高效率和DPS转换精度。- 发布时间:2023-05-06 09:52:09
- 0