最新专利
-
基于噪声抵消与体偏置技术的超宽带低噪声放大器 公开日期:2025-04-08 公开号:CN116346045A 申请号:CN202310282349.8基于噪声抵消与体偏置技术的超宽带低噪声放大器
- 申请号:CN202310282349.8
- 公开号:CN116346045A
- 公开日期:2025-04-08
- 申请人:中山大学
本申请公开了一种基于噪声抵消与体偏置技术的超宽带低噪声放大器,包括STD电路和NC电路,STD电路包括单端信号输入端、差分信号输出端和多个互相连接的MOS放大管,MOS放大管用于放大单端信号并在两个差分信号输出端输出差分信号;NC电路包括两个差分信号输入端、一个输出端和多个MOS平衡管,多个MOS平衡管用于抵消差分信号中包括的共模噪声,其中,STD电路和NC电路采用电流复用的形式进行组合;对称的MOS放大管并联,对称的MOS平衡管并联,根据本申请的技术方案,通过设置STD电路和NC电路,将放大管的单端噪声信号转为共模噪声信号后进行降噪,从而实现噪声抵消;通过体偏置技术能够降低电源电压,同时省略了偏置电路,进一步达到降低噪声和降低功耗的目的。- 发布时间:2023-06-29 07:13:07
- 0
-
电容式感测设备及感测电容的方法 公开日期:2025-04-08 公开号:CN113691251A 申请号:CN202010426940.2电容式感测设备及感测电容的方法
- 申请号:CN202010426940.2
- 公开号:CN113691251A
- 公开日期:2025-04-08
- 申请人:上海复旦微电子集团股份有限公司
本申请实施例提供一种电容式感测设备和感测电容的方法。电容式感测设备包括:电容式传感器,其适于感测接近其的导电物体;开关组,其适于将电容式传感器交替地耦接第一预定电压和参考电容;参考电容,其适于在感测导电物体时与电容式传感器分享电荷;比较器,其具有第一输入端、第二输入端和输出端,第一输入端耦接参考电容,第二输入端耦接参考电压,输出端耦接电荷平衡电路和计数器;电荷平衡电路,其耦接参考电容,并适于在感测导电物体时对参考电容进行充电或放电;计数器,其适于基于比较器输出的第一或第二逻辑电平而计数并且获得计数值。本申请实施例的技术方案有利于感测灵敏度的提高,避免由于感测周期的增大而带来的功耗增加。- 发布时间:2023-06-29 07:06:10
- 0
-
可调节电流模式张弛振荡器 公开日期:2025-04-08 公开号:CN113452352A 申请号:CN202010510062.2可调节电流模式张弛振荡器
- 申请号:CN202010510062.2
- 公开号:CN113452352A
- 公开日期:2025-04-08
- 申请人:旺宏电子股份有限公司
本发明公开了一种张弛振荡器,包含用以产生施加至充电电路的参考电流的可调节参考电路产生器。充电电路被配置根据参考电流及可操作地耦接至电容式节点的可调节电容器的电容而对电容式节点进行充电。比较器具有可操作地耦接至参考电压节点及电容式节点的输入端以产生比较器输出。控制电路可交替的使得充电电路能够响应于比较器输出的变化而对电容式节点进行充电及对电容式节点进行放电。此外,控制电路输出的振荡器输出信号的振荡周期随可调节电容及可调节参考电流而变。- 发布时间:2023-06-23 08:25:35
- 0
-
一种宽带功分器和宽带功率放大器 公开日期:2025-04-08 公开号:CN113437942A 申请号:CN202110851718.1一种宽带功分器和宽带功率放大器
- 申请号:CN202110851718.1
- 公开号:CN113437942A
- 公开日期:2025-04-08
- 申请人:中国科学院微电子研究所
本发明涉及一种宽带功分器和宽带功率放大器,属于通信技术领域,尤其涉及,解决了现有功分器带宽较窄造成的工作效率较差,以及面积较大造成的成本消耗问题的问题。宽带功分器包括第一电容器连接在所述宽带功分器的输入端口和第一输出端口之间;第二电容器与所述第一电容器并联,并连接在所述宽带功分器的输入端口和第二输出端口之间;第一电感器,连接在所述宽带功分器的输入端口和第一电源电压之间;以及第二电感器和所述隔离电阻器,并联连接,并且连接所述第一输出端口和所述第二输出端口之间。实现了减少了电感器的数量,进而减小了功分器的面积,有效拓展了功分器的带宽。- 发布时间:2023-06-23 08:23:37
- 0
-
固态多开关器件 公开日期:2025-04-08 公开号:CN113411077A 申请号:CN202110281250.7固态多开关器件
- 申请号:CN202110281250.7
- 公开号:CN113411077A
- 公开日期:2025-04-08
- 申请人:通用汽车环球科技运作有限责任公司
一种固态开关组件,包括基板和固定到基板的电绝缘层。第一、第二、第三和第四功率迹线被固定到电绝缘层。第一半导体器件布置在第一功率迹线上以控制第一功率迹线和第二功率迹线之间的功率流,第二半导体器件布置在第二功率迹线上以控制第二功率迹线和第三功率迹线之间的功率流,并且第三半导体器件布置在第三功率迹线上以控制第三和第四功率迹线之间的功率流。第一信号导体与第一半导体器件通信。第二信号导体与第二半导体器件通信。第三信号导体与第三半导体器件通信。- 发布时间:2023-06-23 08:07:13
- 0
-
用于暗计数消除的传感器装置和方法 公开日期:2025-04-08 公开号:CN113228516A 申请号:CN201980084946.1用于暗计数消除的传感器装置和方法
- 申请号:CN201980084946.1
- 公开号:CN113228516A
- 公开日期:2025-04-08
- 申请人:ams有限公司
一种用于光‑频率转换的光感测的传感器装置。传感器装置包括光电二极管、可操作以响应于第一时钟信号(CLK1)而执行消波技术并将光电流(IPD)转换成数字比较器输出信号(LOUT)的模数转换器(ADC)。ADC包括耦合到光电二极管的传感器输入端、用于提供数字比较器输出信号(LOUT)的输出端、积分器,该积分器包括耦合到传感器输入端并可操作以接收积分器输入信号的积分器输入端、耦合到第一放大器的消波开关的第一集合、电耦合到第一放大器的输出端并电耦合到第二放大器的输入端子的消波开关的第二集合,以及提供积分器输出信号(OPOUT)的积分器输出端。- 发布时间:2023-06-16 07:28:22
- 0
-
锁相检测装置和锁相检测方法、锁相环 公开日期:2025-04-08 公开号:CN113193868A 申请号:CN202110506933.8锁相检测装置和锁相检测方法、锁相环
- 申请号:CN202110506933.8
- 公开号:CN113193868A
- 公开日期:2025-04-08
- 申请人:浙江芯劢微电子股份有限公司
本发明提供了一种锁相检测装置和锁相检测方法、锁相环,包括参考脉冲产生电路、反馈脉冲产生电路、复位电路、重置信号产生电路、脉冲采集电路以及锁相判断电路;参考时钟输入参考脉冲产生电路产生参考脉冲,所述参考脉冲输入脉冲采集电路和重置信号产生电路;反馈时钟输入反馈脉冲产生电路,反馈脉冲产生电路输出反馈脉冲,所述反馈脉冲输入脉冲采集电路;脉冲采集电路以反馈脉冲作为时钟端输入,参考脉冲作为计数端输入,输出锁相使能信号;所述锁相使能信号输出至所述锁相判断电路,所述锁相判断电路计数达到预设值后输出锁定信号。本方案提供了一种精度和结构简单并存的检测装置。- 发布时间:2023-06-16 07:20:57
- 0
-
相位短路开关 公开日期:2025-04-08 公开号:CN113114250A 申请号:CN202110408965.4相位短路开关
- 申请号:CN202110408965.4
- 公开号:CN113114250A
- 公开日期:2025-04-08
- 申请人:思睿逻辑国际半导体有限公司
一种模拟‑数字转换器(ADC),可以包括当从麦克风接收输入时感测和/或补偿非期望的效果的能力。例如,可以在差分输入之间提供感测节点,并且该感测节点通过两个或更多个开关与所述差分输入分开。所述感测节点可以允许对差分输入的平均电压的测量。可以获得激活开关的平均电压以对耦合到差分输入的电容器进行采样。该平均电压可以用作共模(CM)数据。控制器可以接收CM数据以及差模(DM)数据,并使用CM和DM数据来确定非期望的效果,诸如麦克风接口处的DC或AC失配。控制器然后可以生成用于应用对差分输入的补偿的信号以减少或消除非期望的效果。- 发布时间:2023-06-14 12:53:34
- 0
-
时序逻辑闸电路及传感设备 公开日期:2025-04-08 公开号:CN112886950A 申请号:CN202110276948.X时序逻辑闸电路及传感设备
- 申请号:CN202110276948.X
- 公开号:CN112886950A
- 公开日期:2025-04-08
- 申请人:重庆思柏高科技有限公司|||南京易端信息科技有限公司
本发明提供一种时序逻辑闸电路及传感设备,所述时序逻辑闸电路包括:预设序列设置电路、移位寄存器电路以及信号序列输出电路,所述移位寄存器电路分别与所述预设序列设置电路和所述信号序列输出电路连接;所述预设序列设置电路用于生成预设数字序列;移位寄存器电路用于接收目标功能信号,并在接收到所述目标功能信号中的触发信号后,将预设数字序列传输至信号序列输出电路;由信号序列输出电路将预设数字序列进行输出。这种时序逻辑闸电路无需单芯片、内存等元件即可实现预设数字序列的输出,进而实现目标功能事件的表征,硬件成本低廉,可靠度高,且结构简单,开发过程较快。- 发布时间:2023-06-11 12:25:11
- 0
-
信号收发电路、操作发送电路的方法、设置延迟电路的方法 公开日期:2025-04-08 公开号:CN114765456A 申请号:CN202011609353.3信号收发电路、操作发送电路的方法、设置延迟电路的方法
- 申请号:CN202011609353.3
- 公开号:CN114765456A
- 公开日期:2025-04-08
- 申请人:瑞昱半导体股份有限公司
本发明公开了一种信号收发电路、操作信号发送电路的方法,以及设置延迟电路的方法。信号收发电路用来发送输出信号并接收输入信号,包含:延迟电路,用来延迟第一时钟以产生第二时钟;第一数字模拟转换器,用来根据该第一时钟将第一数字信号转换为该输出信号;第二数字模拟转换器,用来根据该第二时钟将该第一数字信号转换为回音消除信号;模拟前端电路,用来接收该输入信号及该回音消除信号,并产生模拟信号;以及模拟数字转换器,用来将该模拟信号转换为第二数字信号。- 发布时间:2023-05-16 10:54:26
- 0