减轻写入干扰的写入操作
- 申请专利号:CN202011488453.5
- 公开(公告)日:2025-04-25
- 公开(公告)号:CN112992240A
- 申请人:美光科技公司
专利内容
(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 112992240 A (43)申请公布日 2021.06.18 (21)申请号 202011488453.5 (22)申请日 2020.12.16 (30)优先权数据 16/715,565 2019.12.16 US (71)申请人 美光科技公司 地址 美国爱达荷州 (72)发明人 C ·帕帕吉亚尼 F ·S ·库山 (74)专利代理机构 北京律盟知识产权代理有限 责任公司 11287 代理人 王龙 (51)Int.Cl. G11C 16/34 (2006.01) G11C 16/08 (2006.01) G11C 16/24 (2006.01) 权利要求书3页 说明书14页 附图8页 (54)发明名称 减轻写入干扰的写入操作 (57)摘要 本申请案涉及减轻写入干扰的写入操作。接 收写入主机数据集合的请求。执行第一多个写入 操作以将所述主机数据集合的第一部分写入到 以第一模式布置的存储器装置的存储器单元的 第一集合。以所述第一模式布置的存储器单元的 所述第一集合包括所述存储器装置的每一字线 上的交替存储器单元且排除邻近于存储器单元 的所述第一集合的存储器单元的第二集合。执行 第二多个写入操作以将所述主机数据集合的第 二部分写入到以第二模式布置的存储器单元的 所述第二集合。以所述第二模式布置的存储器单 元的所述第二集合包括在所述存储器装置的每 A 一字线上的邻近于存储器单元的所述第一集合 0
最新专利
- 存储器装置接口及方法公开日期:2025-04-29公开号:CN113767435A申请号:CN202080030315.4存储器装置接口及方法
- 发布时间:2023-07-03 11:00:150
- 申请号:CN202080030315.4
- 公开号:CN113767435A
- 用于人工神经网络中的模拟神经存储器的测试电路和方法公开日期:2025-04-29公开号:CN114175168A申请号:CN201980098532.4用于人工神经网络中的模拟神经存储器的测试电路和方法
- 发布时间:2023-06-18 07:23:110
- 申请号:CN201980098532.4
- 公开号:CN114175168A
- 具有位错误率的动态程序擦除目标设定公开日期:2025-04-29公开号:CN112992235A申请号:CN202011502162.7具有位错误率的动态程序擦除目标设定
- 发布时间:2023-06-11 13:26:200
- 申请号:CN202011502162.7
- 公开号:CN112992235A
- 一种存储器及神经形态芯片公开日期:2025-04-29公开号:CN112365910A申请号:CN202011211266.2一种存储器及神经形态芯片
- 发布时间:2023-05-28 13:35:440
- 申请号:CN202011211266.2
- 公开号:CN112365910A
- 存储器件及其操作方法公开日期:2025-04-29公开号:CN112309448A申请号:CN202010336703.7存储器件及其操作方法
- 发布时间:2023-05-28 12:41:170
- 申请号:CN202010336703.7
- 公开号:CN112309448A
- 半导体存储器装置和操作半导体存储器装置的方法公开日期:2025-04-29公开号:CN112216332A申请号:CN202010429014.0半导体存储器装置和操作半导体存储器装置的方法
- 发布时间:2023-05-25 12:12:120
- 申请号:CN202010429014.0
- 公开号:CN112216332A