发明

执行乘法累加运算的非易失性存储器件

2023-06-02 12:07:46 发布于四川 0
  • 申请专利号:CN202010327413.6
  • 公开(公告)日:2025-07-18
  • 公开(公告)号:CN112447228A
  • 申请人:爱思开海力士有限公司|||韩国科学技术院
摘要:本公开提供一种执行乘法累加运算的非易失性存储器件。一种非易失性存储器件,包括:存储单元阵列,其包括多个非易失性存储元件以及与所述多个非易失性存储元件耦接的位线,所述多个非易失性存储元件被配置为储存多个权重并且根据多个输入信号而分别被控制;以及计算输出电路,其被配置为产生与输入向量和权重向量之间的内积相对应的计算信号,所述输入向量对应于所述多个输入信号,所述权重向量对应于所述多个权重。

专利内容

(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 112447228 A (43)申请公布日 2021.03.05 (21)申请号 202010327413.6 G11C 16/30(2006.01) G11C 16/08(2006.01) (22)申请日 2020.04.23 (30)优先权数据 10-2019-0109898 2019.09.05 KR 10-2020-0044466 2020.04.13 KR (71)申请人 爱思开海力士有限公司 地址 韩国京畿道 申请人 韩国科学技术院 (72)发明人 徐真悟 李赫珍 赵晟焕  (74)专利代理机构 北京弘权知识产权代理事务 所(普通合伙) 11363 代理人 许伟群 阮爱青 (51)Int.Cl. G11C 16/04(2006.01) G11C 16/24(2006.01) 权利要求书2页 说明书9页 附图9页 (54)发明名称 执行乘法累加运算的非易失性存储器件 (57)摘要 本公开提供一种执行乘法累加运算的非易 失性存储器件。一种非易失性存储器件,包括:存 储单元阵列,其包括多个非易失性存储元件以及 与所述多个非易失性存储元件耦接的位线,

最新专利