一种隔离同时实现通讯的电路
- 申请专利号:CN202110442939.3
- 公开(公告)日:2025-06-03
- 公开(公告)号:CN113114221A
- 申请人:福建飞毛腿动力科技有限公司
专利内容
(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 113114221 A (43)申请公布日 2021.07.13 (21)申请号 202110442939.3 (22)申请日 2021.04.23 (71)申请人 福建飞毛腿动力科技有限公司 地址 350015 福建省福州市马尾区江滨东 大道98号6层(自贸试验区内) (72)发明人 吴智声 杨庆宏 邓通杭 (74)专利代理机构 厦门龙格思汇知识产权代理 有限公司 35251 代理人 黄敏 (51)Int.Cl. H03K 19/14 (2006.01) 权利要求书2页 说明书4页 附图2页 (54)发明名称 一种隔离同时实现通讯的电路 (57)摘要 本发明公开了一种隔离同时实现通讯的电 路,包括全桥正激的驱动模块、过流检测模块、电 源切换模块、过压检测模块、开关模块、电源VCC、 通讯模块、单片机,电源VCC连接电源切换模块, 过流检测模块、电源切换模块、过压检测模块都 与全桥正激的驱动模块连接,过压检测模块、通 讯模块都与开关模块连接,过流检测模块、电源 切换模块都与单片机连接,电源切换模块连接电 源VCC,过压检测模块连接通讯模块。本发明不需 要专用的PWM芯片和通讯隔离芯片,利用过流检 测模块以及过压检测模块还原信号,降低成本, 利用变压器耦合特性加普通晶体管来实现隔离, A 从而不需要光耦等隔离器件,本发明易于大批量 1 生产。 2 2 4 1 1 3 1 1 N C CN
最新专利
- 一种高精度低功耗的CDAC电路公开日期:2025-07-04公开号:CN116707529A申请号:CN202310763420.4一种高精度低功耗的CDAC电路
- 发布时间:2023-09-07 07:27:140
- 申请号:CN202310763420.4
- 公开号:CN116707529A
- 一种LDPC码的基于排序TEPs的OSD译码方法公开日期:2025-07-04公开号:CN116683919A申请号:CN202310678778.7一种LDPC码的基于排序TEPs的OSD译码方法
- 发布时间:2023-09-04 07:11:230
- 申请号:CN202310678778.7
- 公开号:CN116683919A
- 一种时钟产生电路公开日期:2025-07-04公开号:CN116633316A申请号:CN202310624392.8一种时钟产生电路
- 发布时间:2023-08-25 07:30:530
- 申请号:CN202310624392.8
- 公开号:CN116633316A
- 宽输入共模范围的LVDS接收电路及芯片公开日期:2025-07-04公开号:CN116488596A申请号:CN202310060754.5宽输入共模范围的LVDS接收电路及芯片
- 发布时间:2023-07-28 07:14:430
- 申请号:CN202310060754.5
- 公开号:CN116488596A
- 用于电池保护开关的半导体器件公开日期:2025-07-04公开号:CN113824438A申请号:CN202111146269.7用于电池保护开关的半导体器件
- 发布时间:2023-07-06 10:59:230
- 申请号:CN202111146269.7
- 公开号:CN113824438A
- 一种高数值稳定性带限数字预失真求解方法公开日期:2025-07-04公开号:CN113824446A申请号:CN202110463691.9一种高数值稳定性带限数字预失真求解方法
- 发布时间:2023-07-06 10:55:260
- 申请号:CN202110463691.9
- 公开号:CN113824446A