发明

时间同步系统、域控制器和车辆2024

2024-04-21 07:42:07 发布于四川 1
  • 申请专利号:CN202211243100.8
  • 公开(公告)日:2024-04-19
  • 公开(公告)号:CN117908354A
  • 申请人:比亚迪股份有限公司
摘要:本申请公开了一种时间同步系统、域控制器和车辆,该系统包括从时钟设备和主时钟设备,从时钟设备包括从处理器、电平转换单元和从PHY芯片,从处理器用于生成第一同步帧信号,并对第一同步帧信号加上第一时间戳,电平转换单元用于将第一同步帧信号发送给主时钟设备;主时钟设备包括主处理器和主PHY芯片,主处理器用于对第一同步帧信号加上第二时间戳,并根据第一同步帧信号生成第二同步帧信号,对第二同步帧信号加上第三时间戳,主PHY芯片用于将携带第二时间戳和第三时间戳的第二同步帧信号发送给从PHY芯片。该系统利用主从时钟设备中的处理器实现打戳功能和报文解析,确定基准时钟信号,降低芯片的复杂度和技术难度,节约芯片制造成本。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 117908354 A (43)申请公布日 2024.04.19 (21)申请号 202211243100.8 (22)申请日 2022.10.11 (71)申请人 比亚迪股份有限公司 地址 518118 广东省深圳市坪山新区比亚 迪路3009号 (72)发明人 胡勇 杨冬生 王欢 吴强  (74)专利代理机构 北京知帆远景知识产权代理 有限公司 11890 专利代理师 崔建锋 (51)Int.Cl. G04G 7/00 (2006.01) 权利要求书2页 说明书8页 附图3页 (54)发明名称 时间同步系统、域控制器和车辆 (57)摘要 本申请公开了一种时间同步系统、域控制器 和车辆,该系统包括从时钟设备和主时钟设备, 从时钟设备包括从处理器、电平转换单元和从 PHY芯片,从处理器用于生成第一同步帧信号,并 对第一同步帧信号加上第一时间戳,电平转换单 元用于将第一同步帧信号发送给主时钟设备;主 时钟设备包括主处理器和主PHY芯片,主处理器 用于对第一同步帧信号加上第二时间戳,并根据 第一同步帧信号生成第二同步帧信号,对第二同 步帧信号加上第三时间戳,主PHY芯片用于将携 带第二时间戳和第三时间戳的第二同步帧信号 发送给从PHY芯片。该系统利用主从时钟设备中 A 的处理器实现打戳功能和报文解析,确定基准时 4 钟信号,降低芯片的复杂度和技术难度,节约芯 5 3 8 片制造成本。 0 9 7 1 1 N

最新专利