用于纠错的设备、系统及方法
- 申请专利号:CN202110451495.X
- 公开(公告)日:2025-07-01
- 公开(公告)号:CN113838516A
- 申请人:美光科技公司
专利内容
(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 113838516 A (43)申请公布日 2021.12.24 (21)申请号 202110451495.X (22)申请日 2021.04.26 (30)优先权数据 16/911,197 2020.06.24 US (71)申请人 美光科技公司 地址 美国爱达荷州 (72)发明人 中西琢也 石川透 荒井実成 (74)专利代理机构 北京律盟知识产权代理有限 责任公司 11287 代理人 彭晓文 (51)Int.Cl. G11C 29/42 (2006.01) G11C 29/12 (2006.01) 权利要求书2页 说明书14页 附图9页 (54)发明名称 用于纠错的设备、系统及方法 (57)摘要 本公开揭示用于纠错的设备、系统及方法。 存储器阵列可沿着读取总线及写入总线耦合到 纠错码ECC电路。所述ECC电路包含读取部分及写 入部分。作为掩码写入操作的一部分,可沿着所 述读取总线将读取数据及读取奇偶校验读出到 所述ECC电路的所述读取部分,且可通过所述ECC 电路的所述写入部分沿着数据端子接收写入数 据。所述ECC电路的所述写入部分可基于所述写 入数据及所述读取数据来生成经修正写入数据, 且可基于所述读取奇偶校验及所述经修正写入 数据来生成经修正奇偶校验。所述经修正写入数 据及经修正奇偶校验可沿着所述写入总线写回 A 到所述存储器阵列。 6 1 5 8 3 8 3 1 1
最新专利
- 集成电路以及保护集成电路的上电时序的方法公开日期:2025-07-25公开号:CN113870932A申请号:CN202011546311.X集成电路以及保护集成电路的上电时序的方法
- 发布时间:2023-07-07 07:12:110
- 申请号:CN202011546311.X
- 公开号:CN113870932A
- 反熔丝感测装置及其操作方法公开日期:2025-07-25公开号:CN116343882A申请号:CN202210207641.9反熔丝感测装置及其操作方法
- 发布时间:2023-06-29 07:08:240
- 申请号:CN202210207641.9
- 公开号:CN116343882A
- 运用于非易失性存储器的感测元件公开日期:2025-07-25公开号:CN116266466A申请号:CN202211555519.7运用于非易失性存储器的感测元件
- 发布时间:2023-06-23 07:41:080
- 申请号:CN202211555519.7
- 公开号:CN116266466A
- 半导体装置的不良解析系统、半导体装置的不良解析方法及程序公开日期:2025-07-25公开号:CN114121113A申请号:CN202110162393.6半导体装置的不良解析系统、半导体装置的不良解析方法及程序
- 发布时间:2023-06-18 07:23:060
- 申请号:CN202110162393.6
- 公开号:CN114121113A
- 存储系统及操作其的方法公开日期:2025-07-25公开号:CN112447236A申请号:CN202010516752.9存储系统及操作其的方法
- 发布时间:2023-06-02 12:07:490
- 申请号:CN202010516752.9
- 公开号:CN112447236A
- 一种硬盘故障预测方法、装置、电子设备及存储介质公开日期:2025-07-25公开号:CN114758714A申请号:CN202210370064.5一种硬盘故障预测方法、装置、电子设备及存储介质
- 发布时间:2023-05-16 10:47:260
- 申请号:CN202210370064.5
- 公开号:CN114758714A