发明

读取等待时间延时反馈电路、反馈方法2024

2024-01-06 07:19:14 发布于四川 1
  • 申请专利号:CN202311597666.5
  • 公开(公告)日:2024-03-12
  • 公开(公告)号:CN117316227A
  • 申请人:浙江力积存储科技有限公司
摘要:本发明公开了一种读取等待时间延时反馈电路、反馈方法,其是增设了一组延时复制电路以及两个移位寄存器,将对应输出指针地址的移位寄存器的首位输出通过该延时复制电路进行反馈,生成一个信号对另一个移位寄存器进行重置,以实现两移位寄存器生成的输入和输出指针间的延迟与延时锁相回路中的时钟延迟保持一致,另一方面,两个移位寄存器生成的指针地址分别对应指令寄存器的输入和输出,这样,仅用单根延迟线即可实现时钟信号和数据信号保持相同的延迟,在输入和输出上保持同步,从而显著降低延迟线失配的可能性,提高系统运行稳定性。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 117316227 A (43)申请公布日 2023.12.29 (21)申请号 202311597666.5 (22)申请日 2023.11.28 (71)申请人 浙江力积存储科技有限公司 地址 321035 浙江省金华市金东区孝顺镇 正涵南街1088号13楼1302室 (72)发明人 上官朦朦 赵君鹏  (74)专利代理机构 苏州彰尚知识产权代理事务 所(普通合伙) 32336 专利代理师 周勤径 (51)Int.Cl. G11C 11/4063 (2006.01) 权利要求书2页 说明书9页 附图6页 (54)发明名称 读取等待时间延时反馈电路、反馈方法 (57)摘要 本发明公开了一种读取等待时间延时反馈 电路、反馈方法,其是增设了一组延时复制电路 以及两个移位寄存器,将对应输出指针地址的移 位寄存器的首位输出通过该延时复制电路进行 反馈,生成一个信号对另一个移位寄存器进行重 置,以实现两移位寄存器生成的输入和输出指针 间的延迟与延时锁相回路中的时钟延迟保持一 致,另一方面,两个移位寄存器生成的指针地址 分别对应指令寄存器的输入和输出,这样,仅用 单根延迟线即可实现时钟信号和数据信号保持 相同的延迟,在输入和输出上保持同步,从而显 著降低延迟线失配的可能性,提高系统运行稳定 A 性。 7 2 2 6 1 3 7 1 1 N C CN 117316227 A 权 利 要

最新专利