发明

一种基于相位插值的抗辐照Serdes收发器CDR电路

2023-06-15 07:05:06 发布于四川 1
  • 申请专利号:CN202211280876.7
  • 公开(公告)日:2025-05-27
  • 公开(公告)号:CN116260452A
  • 申请人:北京时代民芯科技有限公司|||北京微电子技术研究所
摘要:一种基于相位插值的抗辐照Serdes收发器CDR电路,摒弃传统的完全基于PLL结构的CDR电路,采用数据和边沿双高速采样器、抗辐照CDR状态机、高精度相位插值器和基于LC振荡器的通用PLL实现对0.5~12.5Gbps高速数据和时钟进行恢复,实现CDR的强环路稳定性、抗单粒子辐照、较短的相位捕获时间、较高的线性度和较低的抖动。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 116260452 A (43)申请公布日 2023.06.13 (21)申请号 202211280876.7 H03L 7/18 (2006.01) H04B 1/40 (2015.01) (22)申请日 2022.10.19 (71)申请人 北京时代民芯科技有限公司 地址 100076 北京市丰台区东高地四营门 北路2号 申请人 北京微电子技术研究所 (72)发明人 孙华波 郭琨 陈雷 徐瀚铭  倪劼 张玉 赫彩  (74)专利代理机构 中国航天科技专利中心 11009 专利代理师 张晓飞 (51)Int.Cl. H03L 7/081 (2006.01) H03L 7/091 (2006.01) H03L 7/099 (2006.01) 权利要求书3页 说明书7页 附图3页 (54)发明名称 一种基于相位插值的抗辐照Serdes收发器 CDR电路 (57)摘要 一种基于相位插值的抗辐照Serdes收发器 CDR电路,摒弃传统的完全基于PLL结构的CDR电 路,采用数据和边沿双高速采样器、抗辐照CDR状 态机、高精度相位插值器和基于LC振荡器的通用 PLL实现对0 .5~12.5Gbps高速数据和时钟进行 恢复,实现CDR的强环路稳定

最新专利