发明

基于数据标签技术的FPGA外置大容量存储器多端口访问系统2025

2024-06-01 08:01:35 发布于四川 7
  • 申请专利号:CN202410254378.8
  • 公开(公告)日:2025-09-09
  • 公开(公告)号:CN118095162A
  • 申请人:中国科学院长春光学精密机械与物理研究所
摘要:本发明涉及FPGA系统设计技术领域,尤其涉及一种基于数据标签技术的FPGA外置大容量存储器多端口访问系统,包括与外部的访存模块一一对应的数据路径、时间片生成模块、标签绑定模块、标签管理模块、标签缓存以及数据标签判别模块;其中访存模块与对应的数据路径的读写指令均为单周期处理且相互无影响,无需等待指令处理周期结束即可立即响应其它模块的读写请求;时间片生成模块采用最大时间片调度方法向数据路径、标签绑定模块和标签管理模块提供授权信号,避免了接口被异常占用的情况,提升系统的稳定性与健壮性;系统采用数据标签作为校验数据完成数据的读取,使得DRAM链路具有自恢复特性,进一步解除了访存模块之间的耦合干扰。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 118095162 A (43)申请公布日 2024.05.28 (21)申请号 202410254378.8 (22)申请日 2024.03.06 (71)申请人 中国科学院长春光学精密机械与物 理研究所 地址 130033 吉林省长春市经济技术开发 区东南湖大路3888号 (72)发明人 孙海江 王嘉成 王佳松 江山  (74)专利代理机构 长春中科长光知识产权代理 事务所(普通合伙) 22218 专利代理师 高一明 (51)Int.Cl. G06F 30/331 (2020.01) G06F 30/34 (2020.01) 权利要求书2页 说明书5页 附图2页 (54)发明名称 基于数据标签技术的FPGA外置大容量存储 器多端口访问系统 (57)摘要 本发明涉及FPGA系统设计技术领域,尤其涉 及一种基于数据标签技术的FPGA外置大容量存 储器多端口访问系统,包括与外部的访存模块一 一对应的数据路径、时间片生成模块、标签绑定 模块、标签管理模块、标签缓存以及数据标签判 别模块;其中访存模块与对应的数据路径的读写 指令均为单周期处理且相互无影响,无需等待指 令处理周期结束即可立即响应其它模块的读写 请求;时间片生成模块采用最大时间片调度方法 向数据路径、标签绑定模块和标签管理模块提供 授权信号,避免了接口被异常占用的情况,提升 A 系统的稳定性与健壮性;系统采用数据标签作为 2

最新专利