发明

全数字时钟占空比调节电路和时钟占空比调节方法2024

2024-02-15 07:48:39 发布于四川 0
  • 申请专利号:CN202311516706.9
  • 公开(公告)日:2024-04-16
  • 公开(公告)号:CN117559973A
  • 申请人:上海奎芯集成电路设计有限公司
摘要:本发明提供一种全数字时钟占空比调节电路和时钟占空比调节方法,通过逻辑控制单元的校准模式,控制延迟单元以不同的延迟程度对脉冲信号进行信号延迟得到延迟脉冲信号,直至逻辑控制单元根据D触发器输出的输出信号确定延迟单元对应的当前延迟程度能将输入时钟信号延迟一个时钟周期,从而通过逻辑控制单元的占空比调节模式,根据延迟单元对应的当前延迟程度,确定占空比调节延迟程度,并控制延迟单元基于占空比调节延迟程度对输入时钟信号进行延迟,随后基于信号合成单元对输入时钟信号和延迟时钟信号进行信号合成,得到与输入时钟信号同周期且占空比为50%的输出时钟信号,提升了占空比的调节范围、缩短了设计周期间、提高了电路可移植性。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 117559973 A (43)申请公布日 2024.02.13 (21)申请号 202311516706.9 (22)申请日 2023.11.14 (71)申请人 上海奎芯集成电路设计有限公司 地址 201107 上海市闵行区昆阳路1508号 第2幢1层106室 (72)发明人 苏鹏洲 王晓阳 何亚军  (74)专利代理机构 北京超凡宏宇知识产权代理 有限公司 11463 专利代理师 李强 (51)Int.Cl. H03K 7/08 (2006.01) H03K 5/26 (2006.01) H03K 3/0233 (2006.01) 权利要求书2页 说明书7页 附图2页 (54)发明名称 全数字时钟占空比调节电路和时钟占空比 调节方法 (57)摘要 本发明提供一种全数字时钟占空比调节电 路和时钟占空比调节方法,通过逻辑控制单元的 校准模式,控制延迟单元以不同的延迟程度对脉 冲信号进行信号延迟得到延迟脉冲信号,直至逻 辑控制单元根据D触发器输出的输出信号确定延 迟单元对应的当前延迟程度能将输入时钟信号 延迟一个时钟周期,从而通过逻辑控制单元的占 空比调节模式,根据延迟单元对应的当前延迟程 度,确定占空比调节延迟程度,并控制延迟单元 基于占空比调节延迟程度对输入时钟信号进行 延迟,随后基于信号合成单元对输入时钟信号和 A 延迟时钟信号进行信号合成,得到与输入时钟信 3 号同周期且占空比为50%

最新专利