发明

具有可选择的源端延迟和目的地端延迟控制的源同步接口

2023-07-03 11:02:38 发布于四川 0
  • 申请专利号:CN202110614064.0
  • 公开(公告)日:2025-08-26
  • 公开(公告)号:CN113765514A
  • 申请人:意法半导体国际有限公司
摘要:本公开实施例公开了具有可选择的源端延迟和目的地端延迟控制的源同步接口。一种用于源同步型接口的发送器电路包括触发器,该触发器具有被配置为接收串行数据的数据输入、被配置为接收源时钟的时钟输入和耦合到数据线的数据输出。第一多路复用器具有被配置为接收源时钟的第一输入、被配置为接收相移时钟(从源时钟偏移90度)的第二输入以及耦合到时钟线的时钟输出。控制电路操作以控制由第一多路复用器选择源时钟作为在时钟线上发送的传送时钟,以用于在目的地实现时的时钟上的延迟。可选地,如果系统在源实现时被配置为时钟上的延迟,则控制电路使第一多路复用器选择相移时钟作为通过时钟线发送的传送时钟。

专利内容

(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 113765514 A (43)申请公布日 2021.12.07 (21)申请号 202110614064.0 (22)申请日 2021.06.02 (30)优先权数据 16/892,009 2020.06.03 US (71)申请人 意法半导体国际有限公司 地址 瑞士日内瓦 (72)发明人 B ·S ·索尼 D ·钱德拉 ·乔希  (74)专利代理机构 北京市金杜律师事务所 11256 代理人 董莘 (51)Int.Cl. H03K 19/0175 (2006.01) 权利要求书4页 说明书5页 附图3页 (54)发明名称 具有可选择的源端延迟和目的地端延迟控 制的源同步接口 (57)摘要 本公开实施例公开了具有可选择的源端延 迟和目的地端延迟控制的源同步接口。一种用于 源同步型接口的发送器电路包括触发器,该触发 器具有被配置为接收串行数据的数据输入、被配 置为接收源时钟的时钟输入和耦合到数据线的 数据输出。第一多路复用器具有被配置为接收源 时钟的第一输入、被配置为接收相移时钟(从源 时钟偏移90度)的第二输入以及耦合到时钟线的 时钟输出。控制电路操作以控制由第一多路复用 器选择源时钟作为在时钟线上发送的传送时钟, 以用于在目的地实现时的时钟上的延迟。可选 A 地,如果系统在源实现时被配置为时钟上的延 4 迟,则控制电路使第一多路复用器选择相移时钟 1 5 5 作为通过时钟线发送的传送时钟。 6 7

最新专利