发明

没有同步信号传输的相位同步更新

2023-04-26 09:36:02 发布于四川 0
  • 申请专利号:CN202110898873.9
  • 公开(公告)日:2025-04-11
  • 公开(公告)号:CN114070305A
  • 申请人:亚德诺半导体国际无限责任公司
摘要:本公开涉及没有同步信号传输的相位同步更新。本公开的实施方案提供用于基于输入系统参考信号SYSREF实现相位同步更新而不需要在高速域上同步分发SYSREF信号的系统和方法。特别地,本发明的相位同步机制基于在设备时钟域保持第一相位累加器,并在最终数字时钟域使用第二相位累加器向最终数字时钟域异步传输相位更新。可以基于第一相位累加器的计数值来检测新SYSREF脉冲的到达,该值被异步传送并缩放到下游的第二相位延迟加器。这样,即使SYSREF信号本身没有同步传送到第二相位延迟加器,SYSREF信号的相位更新也可以向下游传送,从而可以确定性地产生最终相位。

专利内容

(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 114070305 A (43)申请公布日 2022.02.18 (21)申请号 202110898873.9 (22)申请日 2021.08.06 (30)优先权数据 63/062,561 2020.08.07 US 17/218,695 2021.03.31 US (71)申请人 亚德诺半导体国际无限责任公司 地址 爱尔兰利默里克 (72)发明人 A ·雷纳德 L ·吴 C ·迈尔  G ·艾伦  (74)专利代理机构 中国贸促会专利商标事务所 有限公司 11038 代理人 郭万方 (51)Int.Cl. H03L 7/18 (2006.01) 权利要求书3页 说明书22页 附图8页 (54)发明名称 没有同步信号传输的相位同步更新 (57)摘要 本公开涉及没有同步信号传输的相位同步 更新。本公开的实施方案提供用于基于输入系统 参考信号SYSREF实现相位同步更新而不需要在 高速域上同步分发SYSREF信号的系统和方法。特 别地,本发明的相位同步机制基于在设备时钟域 保持第一相位累加器,并在最终数字时钟域使用 第二相位累加器向最终数字时钟域异步传输相 位更新。可以基于第一相位累加器的计数值来检 测新SYSREF脉冲的到达,该值被异步传送并缩放 到下游的第二相位延迟加器。这样,即使SYSREF 信号本身没有同步传送到第二相位延迟加器, SYSREF信号的相位更新也可以向下游传送,从而 A

最新专利