实用新型

一种多路E1业务芯片间传输接口2023

2023-10-01 07:30:11 发布于四川 0
  • 申请专利号:CN202320498222.5
  • 公开(公告)日:2023-09-29
  • 公开(公告)号:CN219780122U
  • 申请人:四川辉电启明智能科技有限公司
摘要:本实用新型涉及到电子电路芯片内部通信技术领域,具体涉及到一种多路E1业务芯片间传输接口。本实用新型提供的一种多路E1业务芯片间传输接口,采用把多路E1业务集中到一个芯片复用为高速串行传输的方式,将原本Tx和Rx传输42路E1业务需要的时钟和数据168根并行线路缩减为串行数据和时钟4根线路,降低了PCB面积和布线难度,提高了系统可靠性,具有很好经济效益。本发明目前实现载体是可编程逻辑器件(比如FPGA或者CPLD),对更大规模的应用,也可以通过流片以独立的芯片形式呈现,进一步降低芯片成本。

专利内容

(19)国家知识产权局 (12)实用新型专利 (10)授权公告号 CN 219780122 U (45)授权公告日 2023.09.29 (21)申请号 202320498222.5 (22)申请日 2023.03.15 (73)专利权人 四川辉电启明智能科技有限公司 地址 610041 四川省成都市武侯区武科西 五路360号9栋5层2号 (72)发明人 汤梓一 匡启成  (74)专利代理机构 佛山知正知识产权代理事务 所(特殊普通合伙) 44483 专利代理师 蒋佳玉 (51)Int.Cl. H03K 19/0175 (2006.01) H03M 9/00 (2006.01) G06F 13/38 (2006.01) 权利要求书1页 说明书7页 附图1页 (54)实用新型名称 一种多路E1业务芯片间传输接口 (57)摘要 本实用新型涉及到电子电路芯片内部通信 技术领域,具体涉及到一种多路E1业务芯片间传 输接口。本实用新型提供的一种多路E1业务芯片 间传输接口,采用把多路E1业务集中到一个芯片 复用为高速串行传输的方式,将原本Tx和Rx传输 42路E1业务需要的时钟和数据168根并行线路缩 减为串行数据和时钟4根线路,降低了PCB面积和 布线难度,提高了系统可靠性,具有很好经济效 益。本发明目前实现载体是可编程逻辑器件 (比 如FPGA或者CPLD),对更大规模的应用,也可以通 过流片以独立的芯片形式呈现,进一步降低芯片 成本。 U 2 2 1 0 8

最新专利