实用新型
一种变频器模拟输入接口电路2024
2024-12-14 13:06:11
发布于四川
10
- 申请专利号:CN202422816135.7
- 公开(公告)日:2024-12-13
- 公开(公告)号:CN222169774U
- 申请人:泉州市桑川电气设备有限公司
摘要:一种变频器模拟输入接口电路,其包括:输入信号电路内部设有至少一个微型拨动开关,信号处理电路连接选择输入信号电路的输出端,输出电路连接信号处理电路的输出端,用于将处理后的信号输出至微控制器,其中,微型拨动开关允许在不改变输入信号电路的情况下,通过更改微型拨动开关状态来适应不同的输入信号形式。通过对现有模拟输入接口的简单改造,便可实现对PWM脉宽调制电压信号输入的接收和转换处理,能省去专用的高速接口和软件处理开销。
专利内容
一种变频器模拟输入接口电路,其包括:输入信号电路内部设有至少一个微型拨动开关,信号处理电路连接选择输入信号电路的输出端,输出电路连接信号处理电路的输出端,用于将处理后的信号输出至微控制器,其中,微型拨动开关允许在不改变输入信号电路的情况下,通过更改微型拨动开关状态来适应不同的输入信号形式。通过对现有模拟输入接口的简单改造,便可实现对PWM脉宽调制电压信号输入的接收和转换处理,能省去专用的高速接口和软件处理开销。H03D7/16(2006.01);H03K19/0175(2006.01)
最新专利
- 一种高精度低功耗的CDAC电路公开日期:2025-07-04公开号:CN116707529A申请号:CN202310763420.4一种高精度低功耗的CDAC电路
- 发布时间:2023-09-07 07:27:140
- 申请号:CN202310763420.4
- 公开号:CN116707529A
- 一种LDPC码的基于排序TEPs的OSD译码方法公开日期:2025-07-04公开号:CN116683919A申请号:CN202310678778.7一种LDPC码的基于排序TEPs的OSD译码方法
- 发布时间:2023-09-04 07:11:230
- 申请号:CN202310678778.7
- 公开号:CN116683919A
- 一种时钟产生电路公开日期:2025-07-04公开号:CN116633316A申请号:CN202310624392.8一种时钟产生电路
- 发布时间:2023-08-25 07:30:530
- 申请号:CN202310624392.8
- 公开号:CN116633316A
- 宽输入共模范围的LVDS接收电路及芯片公开日期:2025-07-04公开号:CN116488596A申请号:CN202310060754.5宽输入共模范围的LVDS接收电路及芯片
- 发布时间:2023-07-28 07:14:430
- 申请号:CN202310060754.5
- 公开号:CN116488596A
- 用于电池保护开关的半导体器件公开日期:2025-07-04公开号:CN113824438A申请号:CN202111146269.7用于电池保护开关的半导体器件
- 发布时间:2023-07-06 10:59:230
- 申请号:CN202111146269.7
- 公开号:CN113824438A
- 一种高数值稳定性带限数字预失真求解方法公开日期:2025-07-04公开号:CN113824446A申请号:CN202110463691.9一种高数值稳定性带限数字预失真求解方法
- 发布时间:2023-07-06 10:55:260
- 申请号:CN202110463691.9
- 公开号:CN113824446A