发明

一种应用于高速模数转换器的开环残差放大器电路2024

2024-03-18 07:30:44 发布于四川 1
  • 申请专利号:CN202410132601.1
  • 公开(公告)日:2024-04-16
  • 公开(公告)号:CN117691956A
  • 申请人:成都铭科思微电子技术有限责任公司
摘要:本发明公开了一种应用于高速模数转换器的开环残差放大器电路,包括负载尾电流电路、差分输入电路、复位电路、反相器,所述负载尾电流电路与复位电路皆连接电源VDD,负载尾电流电路与差分输入电路相连接,复位电路与差分输入电路相连接,反相器连接差分输入电路,在复位电路与差分输入电路相连接的节点上连接有负载,采用开环残差放大器,开环增益即为残差放大器的放大倍数,不需要设计很高的开环增益,降低了电路设计难度。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 117691956 A (43)申请公布日 2024.03.12 (21)申请号 202410132601.1 (22)申请日 2024.01.31 (71)申请人 成都铭科思微电子技术有限责任公 司 地址 610051 四川省成都市成华区崔家店 路75号2栋1单元25层2501-2505号 (72)发明人 李智 吴霜毅 喻强 黄琴  (74)专利代理机构 成都其高专利代理事务所 (特殊普通合伙) 51244 专利代理师 贾波 (51)Int.Cl. H03F 1/02 (2006.01) H03M 1/12 (2006.01) 权利要求书2页 说明书9页 附图4页 (54)发明名称 一种应用于高速模数转换器的开环残差放 大器电路 (57)摘要 本发明公开了一种应用于高速模数转换器 的开环残差放大器电路,包括负载尾电流电路、 差分输入电路、复位电路、反相器,所述负载尾电 流电路与复位电路皆连接电源VDD ,负载尾电流 电路与差分输入电路相连接,复位电路与差分输 入电路相连接,反相器连接差分输入电路,在复 位电路与差分输入电路相连接的节点上连接有 负载,采用开环残差放大器,开环增益即为残差 放大器的放大倍数,不需要设计很高的开环增 益,降低了电路设计难度。 A 6 5 9 1 9 6 7 1 1 N C CN 117691956 A 权 利

最新专利