发明

一种基于星载的可变位宽LDPC并行编码系统和方法2025

2024-06-01 07:20:29 发布于四川 0
  • 申请专利号:CN202311598417.8
  • 公开(公告)日:2025-01-28
  • 公开(公告)号:CN118074859A
  • 申请人:上海航天电子通讯设备研究所
摘要:本发明公开了一种基于星载的可变位宽LDPC并行编码系统和方法,包括编码控制模块、流控整形模块、生成矩阵产生模块和编码模块四个部分。所述方法能够根据星地数传应用场景下不同的传输需求,动态调整并行编码位宽,进行16位或32位的并行编码,不同并行位宽编码方法的硬件实现结构中可归纳出能够重复使用的的运算子结构,通过使能信号控制重用运算子结构之间的逻辑关系,产生不同位宽的并行编码器,从而实现并行编码位宽可变功能。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 118074859 A (43)申请公布日 2024.05.24 (21)申请号 202311598417.8 (22)申请日 2023.11.28 (71)申请人 上海航天电子通讯设备研究所 地址 201109 上海市闵行区中春路1777号 (72)发明人 杨津浦 芮涛 张风源 陈文溪  李佳炜  (74)专利代理机构 上海汉声知识产权代理有限 公司 31236 专利代理师 黄超宇 胡晶 (51)Int.Cl. H04L 1/00 (2006.01) H04B 7/185 (2006.01) 权利要求书3页 说明书7页 附图2页 (54)发明名称 一种基于星载的可变位宽LDPC并行编码系 统和方法 (57)摘要 本发明公开了一种基于星载的可变位宽 LDPC并行编码系统和方法,包括编码控制模块、 流控整形模块、生成矩阵产生模块和编码模块四 个部分。所述方法能够根据星地数传应用场景下 不同的传输需求,动态调整并行编码位宽,进行 16位或32位的并行编码,不同并行位宽编码方法 的硬件实现结构中可归纳出能够重复使用的的 运算子结构,通过使能信号控制重用运算子结构 之间的逻辑关系,产生不同位宽的并行编码器, 从而实现并行编码位宽可变功能。 A 9 5 8 4 7 0 8 1 1 N C CN 118074859 A 权 利 要 求 书

最新专利