调制器电路、对应的设备及方法
- 申请专利号:CN202110661482.5
- 公开(公告)日:2025-04-15
- 公开(公告)号:CN113810028A
- 申请人:意法半导体股份有限公司
专利内容
(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 113810028 A (43)申请公布日 2021.12.17 (21)申请号 202110661482.5 (22)申请日 2021.06.15 (30)优先权数据 102020000014302 2020.06.16 IT 17/322,100 2021.05.17 US (71)申请人 意法半导体股份有限公司 地址 意大利阿格拉布里安扎 (72)发明人 M ·莱蒙迪 G ·戈纳诺 (74)专利代理机构 北京市金杜律师事务所 11256 代理人 董莘 (51)Int.Cl. H03K 5/22 (2006.01) H03K 7/08 (2006.01) 权利要求书3页 说明书9页 附图6页 (54)发明名称 调制器电路、对应的设备及方法 (57)摘要 公开了调制器电路、对应的设备及方法。一 种实施例脉宽调制(PWM)调制器电路,包括具有 第一输出节点的第一半桥级和具有第二输出节 点的第二半桥级。第一输出节点和第二输出节点 被配置为具有耦合在其间的电负载,以向该电负 载施加PWM调制的输出信号。电路包括具有输入 节点的差分级,差分级被配置为接收施加在输入 节点之间的输入信号,并产生用于第一半桥级和 第二半桥级的差分控制信号。电流比较器布置在 差分级与第一半桥级和第二半桥级之间。电流比 较器被配置为根据施加在差分级中的输入节点 之间的输入信号产生PWM调制的驱动信号,以驱 A 动半桥级。
最新专利
- 一种宽带高线性可重构低噪声放大器公开日期:2025-05-13公开号:CN118100818A申请号:CN202410124487.8一种宽带高线性可重构低噪声放大器
- 发布时间:2024-06-01 07:56:540
- 申请号:CN202410124487.8
- 公开号:CN118100818A
- 一种改进型多管并联结构双平衡混频器公开日期:2025-05-13公开号:CN118074630A申请号:CN202311745162.3一种改进型多管并联结构双平衡混频器
- 发布时间:2024-06-01 07:20:410
- 申请号:CN202311745162.3
- 公开号:CN118074630A
- 通过使用交叉耦合组件的偏置控制使差分射频功率放大器线性化公开日期:2025-05-13公开号:CN116979906A申请号:CN202310246893.7通过使用交叉耦合组件的偏置控制使差分射频功率放大器线性化
- 发布时间:2023-11-05 07:12:460
- 申请号:CN202310246893.7
- 公开号:CN116979906A
- 多相位串行数据采样时钟信号的产生电路公开日期:2025-05-13公开号:CN116667843A申请号:CN202310720226.8多相位串行数据采样时钟信号的产生电路
- 发布时间:2023-08-31 08:47:530
- 申请号:CN202310720226.8
- 公开号:CN116667843A
- 锁相环电路和时钟发生器公开日期:2025-05-13公开号:CN116566387A申请号:CN202310425971.X锁相环电路和时钟发生器
- 发布时间:2023-08-11 23:03:580
- 申请号:CN202310425971.X
- 公开号:CN116566387A
- 峰值检测器公开日期:2025-05-13公开号:CN113841335A申请号:CN202080037251.0峰值检测器
- 发布时间:2023-07-06 11:04:050
- 申请号:CN202080037251.0
- 公开号:CN113841335A