发明

检测全数字锁相环中快照电路毛刺的方法及装置2024

2024-04-21 07:50:23 发布于四川 0
  • 申请专利号:CN202410139865.X
  • 公开(公告)日:2024-04-19
  • 公开(公告)号:CN117914318A
  • 申请人:深圳市电科星拓科技有限公司
摘要:本发明公开了检测全数字锁相环中快照电路毛刺的方法及装置,通过在延迟转数字转换器电路加入额外的延迟检测单元,实现对快照电路进行检测,从而识别到当前的相位差是否为错误的信息,进而判断快照电路是否产生毛刺。本发明属于全数字锁相环技术领域,能够检测出全数字锁相环中的快照电路在使用高速时钟对参考时钟进行采样的时候产生的毛刺,可以避免对全数字锁相环输入错误的相位差。

专利内容

(19)国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 117914318 A (43)申请公布日 2024.04.19 (21)申请号 202410139865.X (22)申请日 2024.01.31 (71)申请人 深圳市电科星拓科技有限公司 地址 518000 广东省深圳市南山区粤海街 道麻岭社区科研路9号比克科技大厦 901B (72)发明人 邓子君 罗飞 蹇俊杰  (74)专利代理机构 成都九鼎天元知识产权代理 有限公司 51214 专利代理师 管高峰 (51)Int.Cl. H03M 1/10 (2006.01) H03L 7/087 (2006.01) 权利要求书1页 说明书4页 附图2页 (54)发明名称 检测全数字锁相环中快照电路毛刺的方法 及装置 (57)摘要 本发明公开了检测全数字锁相环中快照电 路毛刺的方法及装置,通过在延迟转数字转换器 电路加入额外的延迟检测单元,实现对快照电路 进行检测,从而识别到当前的相位差是否为错误 的信息,进而判断快照电路是否产生毛刺。本发 明属于全数字锁相环技术领域,能够检测出全数 字锁相环中的快照电路在使用高速时钟对参考 时钟进行采样的时候产生的毛刺,可以避免对全 数字锁相环输入错误的相位差。 A 8 1 3 4 1 9 7 1 1 N C CN 117914318 A 权 利 要 求 书

最新专利